一种双目活体检测用的摄像头模组的制作方法

专利2022-11-15  67


本实用新型涉及摄像装置技术领域,具体的说是涉及一种双目活体检测用的摄像头模组。



背景技术:

随着电子技术的不断进步,在atm机、人证核验机、访客终端机等设备中,均设置有识别装置,识别装置必要的具有摄像模组,通过摄像头识别人脸、身份证、银行卡等信息,以实现快速操作。

而由于各人的身高不一致且摄像头模组设置的高度是固定的,会出现在识别时,摄像头模组无法捕捉到全脸,因此,传统的摄像头模组需要改进。



技术实现要素:

针对现有技术中的不足,本实用新型要解决的技术问题在于提供了一种双目活体检测用的摄像头模组,设计该双目活体检测的摄像头模组的目的是可以自动捕捉到镜头范围内的全脸。

为解决上述技术问题,本实用新型通过以下方案来实现:本实用新型的一种双目活体检测用的摄像头模组,包括具有控制部的底座和固立于所述底座上的支架,所述摄像头模组还包括固设于所述支架顶端的双摄像头模组,所述双摄像头模组内置有电路板,所述电路板上设置有:

控制其中一个摄像头运行的第一摄像头控制电路u5,该第一摄像头控制电路u5电连接有第一图像传感器u6以及具有双通道输出的第一同步整流降压ic电路;

控制另一个摄像头运行的第二摄像头控制电路u9,该第二摄像头控制电路u9电连接有第二图像传感器u10以及具有双通道输出的第二同步整流降压ic电路;

一分流器电路,分别电连接所述第一同步整流降压ic电路、所述第二同步整流降压ic电路以及一降压恒流驱动器u3。

进一步的,所述支架设有贯穿杆部的通腔,所述通腔的一个宽板为直平面,其内侧面设有贯穿通腔的凸条,所述通腔的另一个宽板为弧面板;所述通腔两个相对的窄侧壁面设置有相对的凸起径条,所述凸起径条的相对端设有贯穿所述凸起径条两端的夹槽。

进一步的,所述夹槽的结构是:在所述凸起径条开设有圆柱腔,圆柱腔上开有缺口且两个夹槽上的缺口相对设置。

进一步的,所述双摄像头模组的壳部设有插端和设于插端上的两个螺孔槽,所述插端插设于通腔口端,其通过螺丝穿过所述螺孔槽并旋紧于所述夹槽上。

进一步的,所述第一摄像头控制电路u5包括第一芯片;所述第一芯片的各引脚连接结构是:

gpio_3-1脚、vssd-5脚以及vss-8脚互接并接地,互接后,分别与所述第一芯片的vdd33-4脚之间连接有并联的电容c21、电容c22,与vdd12-3脚之间连接有电容c23,所述vdd33-4脚接入d3v3电压,所述vdd12-3脚接入d1v2电压;

vdd33-2脚接入所述d3v3电压;

vdd12-16脚接入d1v2电压以及连接电容c25,所述电容c25的另一端接地,所述vdd12-28脚接入d1v2电压以及连接电容c24,所述电容c24的另一端接地,所述vdd12-33脚和vdd12-34脚互接并接入d1v2电压以及电容c20,所述电容c20的另一端接地;

vss-35脚接地;

vdd33-37脚连接电阻r18,所述电阻r18的另一端接入d3v3电压;

rst-45脚连接电容c19、电阻r20,所述电容c19的另一端接入d3v3电压,所述电阻r20的另一端接地;

sf_si-44脚、sf_sck-43脚、sf_cs-42脚、sf_so-41脚、gpio_1-40脚分别连接至存储器u7的so-2脚、sclk-5脚、cs#-1脚、si-5脚、wp#-3脚,所述存储器u7的gnd-4脚接地,其wp#-3脚还连接有电阻r25,所述电阻r25的另一端接地,所述存储器u7的vcc-8脚与所述存储器u7的cs#-1脚之间连接有电阻r23,vcc-8脚与所述存储器u7的hold#脚互接并连接有电容c34、接入d3v3电压,所述电容c34的另一端接地。

进一步的,所述第一图像传感器u6包括第二芯片,所述第二芯片的各引脚连接结构是:

d2-d11系列引脚对应连接至所述第一芯片的s_img_0脚至s_img_9系列引脚;

vdd_pll-4脚接入d2v8_c电压,d2v8_c电压还连接有电阻r19和电阻r21,所述电阻r19的另一端连接所述第二芯片的scl-15脚,电阻r21的另一端连接所述第二芯片的sda-16脚,d2v8_c电压还分别连接有电阻r24和电容c36,所述电容c36的另一端接地,所述电阻r24的另一端连接电容c37和接入所述第二芯片的vaa-34脚,所述电容c37的另一端接地;

clk_in-5脚连接所述第一芯片的sen_clk-14脚;

dgnd-6脚接地;

vdd_io-12脚接入d2v8电压;

pclk-14脚连接所述第一芯片的s_pck-13脚;

vdd-14脚接入d1v8电压;

scl-15脚、sda-17脚、reset-17脚分别连接至所述第一芯片的scl-10脚、sda-9脚以及gpio_2-46脚;

vdd_io-18脚接入d2v8电压,该d2v8电压还接有三个并联的第一电容,三个并联的第一电容另一端接地;

vdd-19脚接入d1v8电压,该d1v8电压还接有两个并联的第二电容,该两个并联的第二电容另一端接地;

23-25脚、27脚互接并接地;

vsync-28脚、hsync-29脚分别连接至所述第一芯片的s_vsync-11脚和s_hsync-12脚;

dgnd-30脚接地;

vaa-34脚、vaa-36脚、vaa_pix-37脚、vaa_pix-38脚、vaa-40脚互接,互接后连接有三个并联的第三电容,该三个并联的第三电容另一端接入所述第二芯片的agnd-39脚和agnd-35脚;

dgnd-44脚接地,其与agnd之间连接有电阻r22。

进一步的,所述第一芯片还电连接有第一加密电路,所述第一加密电路设置有第一加密芯片,该第一加密芯片的:

scl-1脚连接至所述第一芯片的scl-10脚;

gnd-2脚接地;

sda-6脚连接所述第一芯片的sda-9脚;

vdd-5脚连接电容c35以及接入电压d3v3,所述电容c35的另一端接地。

进一步的,所述第一同步整流降压ic电路包括一降压icu2,该降压icu2的各引脚连接结构是:

en2-6脚连接所述第一芯片的s_pwr_dn_c-15脚;

fb2-7脚分别连接有电阻r8、电阻r4和电容c6,所述电阻r8的另一端接地,所述电阻r4的另一端分别连接有电感器l4、电容c6的另一端、电容c10以及接入d2v8_c电压,所述电容c10的另一端接地,所述电感器l4的另一端连接至所述降压icu2的sw2-5脚;

vin1-8脚和vin2-3脚互接并连接有电容c2和usb_bus接口电路,所述电容c2的另一端接地;

sw1-10脚连接有电感器l3,所述电感器l3的另一端连接有电阻r3、电容c5、电容c9以及接入d1v2电压,所述电阻r3和电容c5并联,并联后连接有电阻r7和接入所述降压icu2的fb1-2脚,所述电容c9的另一端接地,所述电阻r7的另一端接地;

en1-1脚接入d3v3电压;

三个gnd脚互接并接地。

进一步的,所述分流器电路包括有分流ic,该分流ic的各引脚连接结构是:

ovcj-1脚连接有电容c17和电阻r14,所述电容c17的另一端接地,所述电阻r14的另一端接入usb_bus接口电路;

xout-3脚和xin-4脚之间连接有晶振器y1;

rext-13脚连接有电阻r17,电阻r17的另一端接地;

dmu-14脚连接有二极管d2的正极、接入5pin接口的d-端子,二极管d2的负极接地;

dpu-15脚连接有二极管d1的正极、接入5pin接口的d+端子,二极管d1的负极接地;

xrstj-16脚和busj-18脚之间连接有两个串联的电阻,两个串联的电阻之间的电路节点上接入所述分流ic的vd33-20脚;

vbusm-17脚分别连接有电阻r10、电容c15和电阻r9,所述电阻r10、电容c15并联且并联后接地,所述电阻r9的另一端连接电容c11、电容c12、电阻r11以及接入usb_bus接口电路,所述电容c11和电容c12并联且并联后接地,所述电阻r11的另一端接入5pin接口的vdd端子;

vdd5-19脚连接有电容c14,所述电容c14的另一端接地;

vd33-20脚连接有0阻值的电感器l5和电容c13,所述电感器l5的另一端接入d3v3电压,所述电容c13的另一端接地并连接所述分流ic的gnd-25脚;

dm1-11脚和dp1-12脚分别连接至所述第一芯片的dm-7脚和dp-8脚,其还连接至usbj3的两个引脚。

进一步的,所述降压恒流驱动器u3的电路中设有降压恒流驱动ic,该降压恒流驱动ic的各引脚连接结构是:

ce-1脚连接至所述第一芯片的s_pwr_dn_c-15脚;

gnd-2脚接地;

fb-5脚连接有一插口j2的1脚和并联的两个电阻;

lx-3脚连接有电感器l6,电感器l6的另一端连接有电容c18和接入所述插口j2的2脚;

vin-4脚连接有电容c16和接入usb_bus接口电路,所述电容c16的另一端接地。

相对于现有技术,本实用新型的有益效果是:本实用新型的摄像头模组的安装结构新颖,其上的螺丝是旋紧于开缺口的圆柱腔上,避免壳体内的螺孔爆裂。

本实用新型的摄像头模组安装有两个镜头,通过双摄像头检测脸部,能够使像素提高,进而提高了捕捉全脸的精准性,只要在摄像头范围内均可有效的捕捉到全脸。

附图说明

图1为本实用新型摄像头模组立体结构图。

图2为本实用新型支架的结构示意图。

图3为本实用新型双摄像头模组的插端结构示意图。

图4为本实用新型第一摄像头控制电路u5的电路图。

图5为本实用新型第一摄像头用第一图像传感器u6的电路图。

图6为本实用新型第一摄像头用存储器u7的电路图。

图7为本实用新型第一摄像头用与第一图像传感器u6连接的34脚、d1v8_c、d2v8_c连接的电路图。

图8为本实用新型第一摄像头用第一加密电路图。

图9为本实用新型第一摄像头用第一同步整流降压ic电路图。

图10为本实用新型第一摄像头和第二摄像头共用的分流器电路局部1图。

图11为本实用新型分流器电路中,与局部1图连接的局部2图。

图12为本实用新型第一摄像头和第二摄像头共用的降压恒流驱动器u3电路图。

图13为本实用新型的第二摄像头控制电路u9的电路图。

图14为本实用新型第二摄像头用第二图像传感器u10的电路图。

图15为本实用新型第二摄像头用与第二图像传感器u10连接的41脚、d1v8_b、d2v8_b连接的电路图。

图16为本实用新型第二摄像头用第二加密电路图。

图17为本实用新型第二摄像头用第二同步整流降压ic电路图。

图18为本实用新型第二摄像头用的稳压电路图。

图19为本实用新型第二摄像头用的存储器u11的电路图。

具体实施方式

下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,使本实用新型的优点和特征能更易于被本领域技术人员理解,从而对本实用新型的保护范围做出更为清楚明确的界定。显然,本实用新型所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。

在本实用新型的描述中,需要说明的是,术语“中心”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。此外,术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性。

在本实用新型的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,还可以是两个元件内部的连通,可以是无线连接,也可以是有线连接。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本实用新型中的具体含义。

此外,下面所描述的本实用新型不同实施方式中所涉及的技术特征只要彼此之间未构成冲突就可以相互结合。

实施例1,本实用新型的具体结构如下:

请参照附图1-19,本实用新型的一种双目活体检测用的摄像头模组,包括具有控制部的底座1和固立于所述底座1上的支架2,所述摄像头模组还包括固设于所述支架2顶端的双摄像头模组3,所述双摄像头模组3内置有电路板,所述电路板上设置有:

控制其中一个摄像头运行的第一摄像头控制电路u5,该第一摄像头控制电路u5电连接有第一图像传感器u6以及具有双通道输出的第一同步整流降压ic电路;

控制另一个摄像头运行的第二摄像头控制电路u9,该第二摄像头控制电路u9电连接有第二图像传感器u10以及具有双通道输出的第二同步整流降压ic电路;

一分流器电路,分别电连接所述第一同步整流降压ic电路、所述第二同步整流降压ic电路以及一降压恒流驱动器u3。

如图1-3所示,本实施例的一种优选技术方案:所述支架2设有贯穿杆部的通腔,所述通腔的一个宽板为直平面,其内侧面设有贯穿通腔的凸条223,所述通腔的另一个宽板为弧面板;所述通腔两个相对的窄侧壁面设置有相对的凸起径条221,所述凸起径条221的相对端设有贯穿所述凸起径条221两端的夹槽222。

如图1-3所示,本实施例的一种优选技术方案:所述夹槽222的结构是:在所述凸起径条221开设有圆柱腔,圆柱腔上开有缺口且两个夹槽222上的缺口相对设置。

如图1-3所示,本实施例的一种优选技术方案:所述双摄像头模组3的壳部设有插端36和设于插端上的两个螺孔槽34,所述插端36插设于通腔口端,其通过螺丝穿过所述螺孔槽34并旋紧于所述夹槽222上。

本实用新型的摄像头模组安装于atm机、人证核验机、访客终端机等设备中,其上设有触摸控制部,用于控制拍照,也可以设置为无线连接模式,通过遥控器控制。本实用新型的摄像头模组的连接方式新颖,其通过螺丝将底座和支架2固定,支架2和双摄像头模组3插接后通过螺丝固定,设计的带缺口的圆柱腔避免了螺丝将支架打裂。

实施例2:

以下是第一摄像头的电路具体描述:

如图4所示,图4为本实用新型第一摄像头控制电路u5的电路图。所述第一摄像头控制电路u5包括第一芯片;所述第一芯片的各引脚连接结构是:

gpio_3-1脚、vssd-5脚以及vss-8脚互接并接地,互接后,分别与所述第一芯片的vdd33-4脚之间连接有并联的电容c21、电容c22,与vdd12-3脚之间连接有电容c23,所述vdd33-4脚接入d3v3电压,所述vdd12-3脚接入d1v2电压;

vdd33-2脚接入所述d3v3电压;

vdd12-16脚接入d1v2电压以及连接电容c25,所述电容c25的另一端接地,所述vdd12-28脚接入d1v2电压以及连接电容c24,所述电容c24的另一端接地,所述vdd12-33脚和vdd12-34脚互接并接入d1v2电压以及电容c20,所述电容c20的另一端接地;

vss-35脚接地;

vdd33-37脚连接电阻r18,所述电阻r18的另一端接入d3v3电压;

rst-45脚连接电容c19、电阻r20,所述电容c19的另一端接入d3v3电压,所述电阻r20的另一端接地;

sf_si-44脚、sf_sck-43脚、sf_cs-42脚、sf_so-41脚、gpio_1-40脚分别连接至存储器u7的so-2脚、sclk-5脚、cs#-1脚、si-5脚、wp#-3脚,所述存储器u7的gnd-4脚接地,其wp#-3脚还连接有电阻r25,所述电阻r25的另一端接地,所述存储器u7的vcc-8脚与所述存储器u7的cs#-1脚之间连接有电阻r23,vcc-8脚与所述存储器u7的hold#脚互接并连接有电容c34、接入d3v3电压,所述电容c34的另一端接地。

以上所述的第一芯片以及以下所述的第一芯片均采用型号为sn9c5256a-qfn46的芯片。sn9c5256a-qfn46芯片是一个兼容的高速摄像机控制器,其为低功耗设计提供设备待机、运行甚至高性能状态的消耗极低。低热设计得到了平台内模块工作温度在合理范围内。sn9c5256a-qfn46芯片完全兼容usb视频类。

实施例3:

如图5所示,第一摄像头中,第一图像传感器u6的电路结构如下:

所述第一图像传感器u6包括第二芯片,所述第二芯片的各引脚连接结构是:

d2-d11系列引脚对应连接至所述第一芯片的s_img_0脚至s_img_9系列引脚;

vdd_pll-4脚接入d2v8_c电压,d2v8_c电压还连接有电阻r19和电阻r21,所述电阻r19的另一端连接所述第二芯片的scl-15脚,电阻r21的另一端连接所述第二芯片的sda-16脚,d2v8_c电压还分别连接有电阻r24和电容c36,所述电容c36的另一端接地,所述电阻r24的另一端连接电容c37和接入所述第二芯片的vaa-34脚,所述电容c37的另一端接地;

clk_in-5脚连接所述第一芯片的sen_clk-14脚;

dgnd-6脚接地;

vdd_io-12脚接入d2v8电压;

pclk-14脚连接所述第一芯片的s_pck-13脚;

vdd-14脚接入d1v8电压;

scl-15脚、sda-17脚、reset-17脚分别连接至所述第一芯片的scl-10脚、sda-9脚以及gpio_2-46脚;

vdd_io-18脚接入d2v8电压,该d2v8电压还接有三个并联的第一电容,三个并联的第一电容另一端接地;

vdd-19脚接入d1v8电压,该d1v8电压还接有两个并联的第二电容,该两个并联的第二电容另一端接地;

23-25脚、27脚互接并接地;

vsync-28脚、hsync-29脚分别连接至所述第一芯片的s_vsync-11脚和s_hsync-12脚;

dgnd-30脚接地;

vaa-34脚、vaa-36脚、vaa_pix-37脚、vaa_pix-38脚、vaa-40脚互接,互接后连接有三个并联的第三电容,该三个并联的第三电容另一端接入所述第二芯片的agnd-39脚和agnd-35脚;

dgnd-44脚接地,其与agnd之间连接有电阻r22。

以上所述的第二芯片型号采用ar0331图像传感器。ar0331图像传感器。这款光学格式超清传感器可通过其3.75微米的近红外(nir)探测像素提供主流监控摄像头一流的弱光(0勒克斯)性能。对于日间/夜间nir应用而言,传感器灵敏度的增强会减少led照明需求,进而节省摄像头物料清单。ar0331完善了aptina的高清监控产品组合,ar0331图像传感器的弱光性能可利用aptinatmdr-pixtm技术为视频导向型应用提供一流的图像捕捉功能。该传感器包括高端的摄像头功能,如自动曝光控制,分屏和视频与单帧捕捉。另外,该传感器还可通过串行接口进行编程,并提供并行接口,用于实现与一系列图像处理器相兼容。需要日间/夜间图像捕捉的应用将从ar0331的近红外性能中获益,该性能在850nm-900nm波长范围中进行了提升。

实施例4:

如图8所示,第一摄像头中,设有第一加密电路,所述第一芯片电连接第一加密电路,所述第一加密电路设置有第一加密芯片,该第一加密芯片的:

scl-1脚连接至所述第一芯片的scl-10脚;

gnd-2脚接地;

sda-6脚连接所述第一芯片的sda-9脚;

vdd-5脚连接电容c35以及接入电压d3v3,所述电容c35的另一端接地。

以上所述的第一加密芯片型号为zxw86f02p/sot23-6。

实施例5:

如图9所示,第一摄像头中,设置有第一同步整流降压ic,该第一同步整流降压ic的型号为mt3428。

所述第一同步整流降压ic电路包括一降压icu2,该降压icu2的各引脚连接结构是:

en2-6脚连接所述第一芯片的s_pwr_dn_c-15脚;

fb2-7脚分别连接有电阻r8、电阻r4和电容c6,所述电阻r8的另一端接地,所述电阻r4的另一端分别连接有电感器l4、电容c6的另一端、电容c10以及接入d2v8_c电压,所述电容c10的另一端接地,所述电感器l4的另一端连接至所述降压icu2的sw2-5脚;

vin1-8脚和vin2-3脚互接并连接有电容c2和usb_bus接口电路,所述电容c2的另一端接地;

sw1-10脚连接有电感器l3,所述电感器l3的另一端连接有电阻r3、电容c5、电容c9以及接入d1v2电压,所述电阻r3和电容c5并联,并联后连接有电阻r7和接入所述降压icu2的fb1-2脚,所述电容c9的另一端接地,所述电阻r7的另一端接地;

en1-1脚接入d3v3电压;

三个gnd脚互接并接地。

实施例6:

如图10-11,图10为本实用新型第一摄像头和第二摄像头共用的分流器电路局部1图。图11为本实用新型分流器电路中,与局部1图连接的局部2图。参考局部1图和局部2图之间a、b、c连接。

第一摄像头中,所述分流器电路包括有分流ic,该分流ic的各引脚连接结构是:

ovcj-1脚连接有电容c17和电阻r14,所述电容c17的另一端接地,所述电阻r14的另一端接入usb_bus接口电路;

xout-3脚和xin-4脚之间连接有晶振器y1;

rext-13脚连接有电阻r17,电阻r17的另一端接地;

dmu-14脚连接有二极管d2的正极、接入5pin接口的d-端子,二极管d2的负极接地;

dpu-15脚连接有二极管d1的正极、接入5pin接口的d+端子,二极管d1的负极接地;

xrstj-16脚和busj-18脚之间连接有两个串联的电阻,两个串联的电阻之间的电路节点上接入所述分流ic的vd33-20脚;

vbusm-17脚分别连接有电阻r10、电容c15和电阻r9,所述电阻r10、电容c15并联且并联后接地,所述电阻r9的另一端连接电容c11、电容c12、电阻r11以及接入usb_bus接口电路,所述电容c11和电容c12并联且并联后接地,所述电阻r11的另一端接入5pin接口的vdd端子;

vdd5-19脚连接有电容c14,所述电容c14的另一端接地;

vd33-20脚连接有0阻值的电感器l5和电容c13,所述电感器l5的另一端接入d3v3电压,所述电容c13的另一端接地并连接所述分流ic的gnd-25脚;

dm1-11脚和dp1-12脚分别连接至所述第一芯片的dm-7脚和dp-8脚,其还连接至usbj3的两个引脚。

实施例7:

如图12所示,图12为本实用新型第一摄像头和第二摄像头共用的降压恒流驱动器u3电路图。所述降压恒流驱动器u3的电路中设有降压恒流驱动ic,该降压恒流驱动ic的各引脚连接结构是:

ce-1脚连接至所述第一芯片的s_pwr_dn_c-15脚;

gnd-2脚接地;

fb-5脚连接有一插口j2的1脚和并联的两个电阻;

lx-3脚连接有电感器l6,电感器l6的另一端连接有电容c18和接入所述插口j2的2脚;

vin-4脚连接有电容c16和接入usb_bus接口电路,所述电容c16的另一端接地。

以上降压恒流驱动器u3的型号采用hm2806的芯片,hm2806是一款由基准电压源、振荡电路、比较器、led驱动pwm/pfm控制电路等构成的cmos降压恒流驱动器。

实施例8:

如图13-19所示,图13为本实用新型的第二摄像头控制电路u9的电路图。图14为本实用新型第二摄像头用第二图像传感器u10的电路图。图15为本实用新型第二摄像头用与第二图像传感器u10连接的41脚、d1v8_b、d2v8_b连接的电路图。图16为本实用新型第二摄像头用第二加密电路图。图17为本实用新型第二摄像头用第二同步整流降压ic电路图。图18为本实用新型第二摄像头用的稳压电路图。图19为本实用新型第二摄像头用的存储器u11的电路图。本实用新型的第二摄像头的电路原理图和第一摄像头的电路原理图是一致的。

以上所述仅为本实用新型的优选实施方式,并非因此限制本实用新型的专利范围,凡是利用本实用新型说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其它相关的技术领域,均同理包括在本实用新型的专利保护范围内。


技术特征:

1.一种双目活体检测用的摄像头模组,包括具有控制部的底座(1)和固立于所述底座(1)上的支架(2),其特征在于,所述摄像头模组还包括固设于所述支架(2)顶端的双摄像头模组(3),所述双摄像头模组(3)内置有电路板,所述电路板上设置有:

控制其中一个摄像头运行的第一摄像头控制电路u5,该第一摄像头控制电路u5电连接有第一图像传感器u6以及具有双通道输出的第一同步整流降压ic电路;

控制另一个摄像头运行的第二摄像头控制电路u9,该第二摄像头控制电路u9电连接有第二图像传感器u10以及具有双通道输出的第二同步整流降压ic电路;

一分流器电路,分别电连接所述第一同步整流降压ic电路、所述第二同步整流降压ic电路以及一降压恒流驱动器u3。

2.根据权利要求1所述的一种双目活体检测用的摄像头模组,其特征在于,所述支架(2)设有贯穿杆部的通腔,所述通腔的一个宽板为直平面,其内侧面设有贯穿通腔的凸条(223),所述通腔的另一个宽板为弧面板;所述通腔两个相对的窄侧壁面设置有相对的凸起径条(221),所述凸起径条(221)的相对端设有贯穿所述凸起径条(221)两端的夹槽(222)。

3.根据权利要求2所述的一种双目活体检测用的摄像头模组,其特征在于,所述夹槽(222)的结构是:在所述凸起径条(221)开设有圆柱腔,圆柱腔上开有缺口且两个夹槽(222)上的缺口相对设置。

4.根据权利要求3所述的一种双目活体检测用的摄像头模组,其特征在于,所述双摄像头模组(3)的壳部设有插端(36)和设于插端上的两个螺孔槽(34),所述插端(36)插设于通腔口端,其通过螺丝穿过所述螺孔槽(34)并旋紧于所述夹槽(222)上。

5.根据权利要求1所述的一种双目活体检测用的摄像头模组,其特征在于,所述第一摄像头控制电路u5包括第一芯片;所述第一芯片的各引脚连接结构是:

gpio_3-1脚、vssd-5脚以及vss-8脚互接并接地,互接后,分别与所述第一芯片的vdd33-4脚之间连接有并联的电容c21、电容c22,与vdd12-3脚之间连接有电容c23,所述vdd33-4脚接入d3v3电压,所述vdd12-3脚接入d1v2电压;

vdd33-2脚接入所述d3v3电压;

vdd12-16脚接入d1v2电压以及连接电容c25,所述电容c25的另一端接地,所述vdd12-28脚接入d1v2电压以及连接电容c24,所述电容c24的另一端接地,所述vdd12-33脚和vdd12-34脚互接并接入d1v2电压以及电容c20,所述电容c20的另一端接地;

vss-35脚接地;

vdd33-37脚连接电阻r18,所述电阻r18的另一端接入d3v3电压;

rst-45脚连接电容c19、电阻r20,所述电容c19的另一端接入d3v3电压,所述电阻r20的另一端接地;

sf_si-44脚、sf_sck-43脚、sf_cs-42脚、sf_so-41脚、gpio_1-40脚分别连接至存储器u7的so-2脚、sclk-5脚、cs#-1脚、si-5脚、wp#-3脚,所述存储器u7的gnd-4脚接地,其wp#-3脚还连接有电阻r25,所述电阻r25的另一端接地,所述存储器u7的vcc-8脚与所述存储器u7的cs#-1脚之间连接有电阻r23,vcc-8脚与所述存储器u7的hold#脚互接并连接有电容c34、接入d3v3电压,所述电容c34的另一端接地。

6.根据权利要求5所述的一种双目活体检测用的摄像头模组,其特征在于,所述第一图像传感器u6包括第二芯片,所述第二芯片的各引脚连接结构是:

d2-d11系列引脚对应连接至所述第一芯片的s_img_0脚至s_img_9系列引脚;

vdd_pll-4脚接入d2v8_c电压,d2v8_c电压还连接有电阻r19和电阻r21,所述电阻r19的另一端连接所述第二芯片的scl-15脚,电阻r21的另一端连接所述第二芯片的sda-16脚,d2v8_c电压还分别连接有电阻r24和电容c36,所述电容c36的另一端接地,所述电阻r24的另一端连接电容c37和接入所述第二芯片的vaa-34脚,所述电容c37的另一端接地;

clk_in-5脚连接所述第一芯片的sen_clk-14脚;

dgnd-6脚接地;

vdd_io-12脚接入d2v8电压;

pclk-14脚连接所述第一芯片的s_pck-13脚;

vdd-14脚接入d1v8电压;

scl-15脚、sda-17脚、reset-17脚分别连接至所述第一芯片的scl-10脚、sda-9脚以及gpio_2-46脚;

vdd_io-18脚接入d2v8电压,该d2v8电压还接有三个并联的第一电容,三个并联的第一电容另一端接地;

vdd-19脚接入d1v8电压,该d1v8电压还接有两个并联的第二电容,该两个并联的第二电容另一端接地;

23-25脚、27脚互接并接地;

vsync-28脚、hsync-29脚分别连接至所述第一芯片的s_vsync-11脚和s_hsync-12脚;

dgnd-30脚接地;

vaa-34脚、vaa-36脚、vaa_pix-37脚、vaa_pix-38脚、vaa-40脚互接,互接后连接有三个并联的第三电容,该三个并联的第三电容另一端接入所述第二芯片的agnd-39脚和agnd-35脚;

dgnd-44脚接地,其与agnd之间连接有电阻r22。

7.根据权利要求6所述的一种双目活体检测用的摄像头模组,其特征在于,所述第一芯片还电连接有第一加密电路,所述第一加密电路设置有第一加密芯片,该第一加密芯片的:

scl-1脚连接至所述第一芯片的scl-10脚;

gnd-2脚接地;

sda-6脚连接所述第一芯片的sda-9脚;

vdd-5脚连接电容c35以及接入电压d3v3,所述电容c35的另一端接地。

8.根据权利要求5所述的一种双目活体检测用的摄像头模组,其特征在于,所述第一同步整流降压ic电路包括一降压ic,该降压ic的各引脚连接结构是:

en2-6脚连接所述第一芯片的s_pwr_dn_c-15脚;

fb2-7脚分别连接有电阻r8、电阻r4和电容c6,所述电阻r8的另一端接地,所述电阻r4的另一端分别连接有电感器l4、电容c6的另一端、电容c10以及接入d2v8_c电压,所述电容c10的另一端接地,所述电感器l4的另一端连接至所述降压ic的sw2-5脚;

vin1-8脚和vin2-3脚互接并连接有电容c2和usb_bus接口电路,所述电容c2的另一端接地;

sw1-10脚连接有电感器l3,所述电感器l3的另一端连接有电阻r3、电容c5、电容c9以及接入d1v2电压,所述电阻r3和电容c5并联,并联后连接有电阻r7和接入所述降压ic的fb1-2脚,所述电容c9的另一端接地,所述电阻r7的另一端接地;

en1-1脚接入d3v3电压;

三个gnd脚互接并接地。

9.根据权利要求5所述的一种双目活体检测用的摄像头模组,其特征在于,所述分流器电路包括有分流ic,该分流ic的各引脚连接结构是:

ovcj-1脚连接有电容c17和电阻r14,所述电容c17的另一端接地,所述电阻r14的另一端接入usb_bus接口电路;

xout-3脚和xin-4脚之间连接有晶振器y1;

rext-13脚连接有电阻r17,电阻r17的另一端接地;

dmu-14脚连接有二极管d2的正极、接入5pin接口的d-端子,二极管d2的负极接地;

dpu-15脚连接有二极管d1的正极、接入5pin接口的d+端子,二极管d1的负极接地;

xrstj-16脚和busj-18脚之间连接有两个串联的电阻,两个串联的电阻之间的电路节点上接入所述分流ic的vd33-20脚;

vbusm-17脚分别连接有电阻r10、电容c15和电阻r9,所述电阻r10、电容c15并联且并联后接地,所述电阻r9的另一端连接电容c11、电容c12、电阻r11以及接入usb_bus接口电路,所述电容c11和电容c12并联且并联后接地,所述电阻r11的另一端接入5pin接口的vdd端子;

vdd5-19脚连接有电容c14,所述电容c14的另一端接地;

vd33-20脚连接有0阻值的电感器l5和电容c13,所述电感器l5的另一端接入d3v3电压,所述电容c13的另一端接地并连接所述分流ic的gnd-25脚;

dm1-11脚和dp1-12脚分别连接至所述第一芯片的dm-7脚和dp-8脚,其还连接至usbj3的两个引脚。

10.根据权利要求5所述的一种双目活体检测用的摄像头模组,其特征在于,所述降压恒流驱动器u3的电路中设有降压恒流驱动ic,该降压恒流驱动ic的各引脚连接结构是:

ce-1脚连接至所述第一芯片的s_pwr_dn_c-15脚;

gnd-2脚接地;

fb-5脚连接有一插口j2的1脚和并联的两个电阻;

lx-3脚连接有电感器l6,电感器l6的另一端连接有电容c18和接入所述插口j2的2脚;

vin-4脚连接有电容c16和接入usb_bus接口电路,所述电容c16的另一端接地。

技术总结
本实用新型公开了一种双目活体检测用的摄像头模组,包括底座和支架,摄像头模组还包括固设于支架顶端的双摄像头模组,双摄像头模组内置有电路板,电路板上设置有控制其中一个摄像头运行的第一摄像头控制电路U5、控制另一个摄像头运行的第二摄像头控制电路U9以及一分流器电路。第一摄像头控制电路U5电连接有第一图像传感器U6以及具有双通道输出的第一同步整流降压IC电路;第二摄像头控制电路U9电连接有第二图像传感器U10以及具有双通道输出的第二同步整流降压IC电路;分流器电路分别电连接第一同步整流降压IC电路、第二同步整流降压IC电路以及一降压恒流驱动器U3。本实用新型安装方便,可自动捕捉镜头范围内的全脸。

技术研发人员:秦连辉;王元勇
受保护的技术使用者:深圳市富视德科技有限公司
技术研发日:2020.08.10
技术公布日:2021.04.06

转载请注明原文地址:https://xbbs.6miu.com/read-1703.html