一种带反馈迟滞电路的制作方法

专利2022-11-15  72


本实用新型涉及电子电路技术领域,具体涉及一种带反馈迟滞电路。



背景技术:

现有技术中电路,在进行高低电平输出时,电信号往往基于同一参考电压来判断高电平或低电平,没有考虑电路中电平抖动干扰的情况,对电信号的高低电平判断不够准确,无法满足实际产品的需求。比如h3产品要求:当输入信号上升时,并且大于10v,判定为高电平,否则为低电平;当输入信号下降时,并且小于3.3v,判定为低电平,否则为高电平。

以单纯数值为界限判定高低电平,当输入电源一旦有纹波或干扰等情况,则会造成电平的抖动,从而造成后续电路效果不稳定等一系列影响。



技术实现要素:

本实用新型所要解决的技术问题是电平抖动干扰时,高低电平判定不准确,目的在于提供一种带反馈迟滞电路,解决非等势高低电平的判定中,电平消抖,防止抖动干扰的问题。

本实用新型通过下述技术方案实现:

一种带反馈迟滞电路,包括比较电路、反馈电路和分压电路,所述比较电路包括比较器u,所述反馈电路连接于所述比较器u的正相输入端和输出端之间,所述分压电路连接所述比较器u的正相输入端,所述反馈电路包括mos管q、电阻r3、电阻r4和电阻r5,电阻r3的一端连接所述比较器u的正相输入端,电阻r5的另一端连接所述分压电路和电阻r4的一端,电阻r4的另一端连接所述mos管q的漏极,所述mos管q的源极接地,所述mos管q的栅极连接电阻r5的一端,电阻r5的另一端连接所述比较器u的输出端。

现有技术中以单纯电压值为界限判定高低电平,当输入电源在电压值上一旦有纹波或干扰等情况,则会造成电平的抖动,从而造成后续电路效果不稳定等影响。本实用新型在比较电路的基础上增加反馈电路和分压电路,通过带反馈迟滞,来消除电平上的抖动,再通过mos管q的通断来输出高低电平,有效消除电平抖动干扰的问题。

进一步的,所述比较电路包括上拉电阻r6,所述上拉电阻r6的一端连接所述比较器u的输出端和电阻r5的另一端,所述上拉电阻r1的另一端连接3.3v的vcc电源。

进一步的,所述分压电路包括电阻r2,所述电阻r2的一端连接所述电阻r3的另一端和电阻r4的一端,所述电阻r2的另一端接入10v参考电压。

进一步的,所述mos管q为npn型mos管。

进一步的,所述比较电路还包括电阻r1,电阻r1的一端连接所述比较器u的反相输入端,电阻r1的另一端接入输入电压。

进一步的,所述比较器u还包括电源端和接地端。

本实用新型与现有技术相比,具有如下的优点和有益效果:

本实用新型应用于非等势高低电平的判定,以及电平上的消抖,防止抖动干扰,能够达到迟滞效果,有效消除电流上的纹波所带来的抖动。

附图说明

此处所说明的附图用来提供对本实用新型实施例的进一步理解,构成本申请的一部分,并不构成对本实用新型实施例的限定。在附图中:

图1为本实用新型电路示意图;

图2为高低电平判断流程图;

图3为输入信号与输出信号对应图;

图4为输出信号示意图。

具体实施方式

为使本实用新型的目的、技术方案和优点更加清楚明白,下面结合实施例和附图,对本实用新型作进一步的详细说明,本实用新型的示意性实施方式及其说明仅用于解释本实用新型,并不作为对本实用新型的限定。

实施例1

本实施例1是一种带反馈迟滞电路,如图1所示,包括比较电路、反馈电路和分压电路,比较电路包括比较器u,反馈电路连接于比较器u的正相输入端和输出端之间,分压电路连接比较器u的正相输入端,反馈电路包括mos管q、电阻r3、电阻r4和电阻r5,电阻r3的一端连接比较器u的正相输入端,电阻r5的另一端连接分压电路和电阻r4的一端,电阻r4的另一端连接mos管q的漏极,mos管q的源极接地,mos管q的栅极连接电阻r5的一端,电阻r5的另一端连接比较器u的输出端。比较电路包括上拉电阻r6,上拉电阻r6的一端连接比较器u的输出端和电阻r5的另一端,上拉电阻r1的另一端连接3.3v的vcc电源。分压电路包括电阻r2,电阻r2的一端连接电阻r3的另一端和电阻r4的一端,电阻r2的另一端接入10v参考电压。mos管q为npn型mos管。比较电路还包括电阻r1,电阻r1的一端连接比较器u的反相输入端,电阻r1的另一端接入输入电压。比较器u还包括电源端和接地端。

本实施例1中,比较器u的反相输入端的输入电压大于10v时,比较器u的输出端变为高阻抗,即输出高电平,同时这个高电平经过限流电阻r5,导通mos管q,使参考电压能够通过mos管q到gnd,参考电压10v通过r4继续分压为3.3v,使得只有当输入电压小于3.3v时,比较器u的输出端才进入低阻抗,即输出低电平,同时mos管q关断,如图2所示。

当输入信号上升时,并且大于10v,判定为高电平,否则为低电平;当输入信号下降时,并且小于3.3v,判定为低电平,否则为高电平。

本实施例1电路的输入信号与输出信号对应情况,如图3所示,方波为输出信号:上沿为高电平,下沿为低电平。正弦波为输入信号:大于10v时输出上升(竖直实线),小于3.3v时输出下降(竖直虚线),输出信号如图4所示。

以上所述的具体实施方式,对本实用新型的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本实用新型的具体实施方式而已,并不用于限定本实用新型的保护范围,凡在本实用新型的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。


技术特征:

1.一种带反馈迟滞电路,其特征在于,包括比较电路、反馈电路和分压电路,所述比较电路包括比较器u,所述反馈电路连接于所述比较器u的正相输入端和输出端之间,所述分压电路连接所述比较器u的正相输入端,所述反馈电路包括mos管q、电阻r3、电阻r4和电阻r5,电阻r3的一端连接所述比较器u的正相输入端,电阻r5的另一端连接所述分压电路和电阻r4的一端,电阻r4的另一端连接所述mos管q的漏极,所述mos管q的源极接地,所述mos管q的栅极连接电阻r5的一端,电阻r5的另一端连接所述比较器u的输出端。

2.根据权利要求1所述的带反馈迟滞电路,其特征在于,所述比较电路包括上拉电阻r6,所述上拉电阻r6的一端连接所述比较器u的输出端和电阻r5的另一端,所述上拉电阻r1的另一端连接3.3v的vcc电源。

3.根据权利要求1所述的带反馈迟滞电路,其特征在于,所述分压电路包括电阻r2,所述电阻r2的一端连接所述电阻r3的另一端和电阻r4的一端,所述电阻r2的另一端接入10v参考电压。

4.根据权利要求1所述的带反馈迟滞电路,其特征在于,所述mos管q为npn型mos管。

5.根据权利要求1所述的带反馈迟滞电路,其特征在于,所述比较电路还包括电阻r1,电阻r1的一端连接所述比较器u的反相输入端,电阻r1的另一端接入输入电压。

6.根据权利要求1所述的带反馈迟滞电路,其特征在于,所述比较器u还包括电源端和接地端。

技术总结
本实用新型公开了一种带反馈迟滞电路,包括比较电路、反馈电路和分压电路,比较电路包括比较器U,反馈电路连接于比较器U的正相输入端和输出端之间,分压电路连接比较器U的正相输入端,反馈电路包括MOS管Q、电阻R3、电阻R4和电阻R5,电阻R3的一端连接比较器U的正相输入端,电阻R5的另一端连接分压电路和电阻R4的一端,电阻R4的另一端连接MOS管Q的漏极,MOS管Q的源极接地,MOS管Q的栅极连接电阻R5的一端,电阻R5的另一端连接比较器U的输出端。本实用新型应用于非等势高低电平的判定,以及电平上的消抖,防止抖动干扰,能够达到迟滞效果,有效消除电流上的纹波所带来的抖动。

技术研发人员:饶宇;李浩;李铭
受保护的技术使用者:成都英萨传感技术研究有限公司
技术研发日:2020.08.31
技术公布日:2021.04.06

转载请注明原文地址:https://xbbs.6miu.com/read-2497.html