栅极驱动电路的制作方法

专利2026-03-05  3


本发明是有关于一种驱动电路,且特别是有关于一种栅极驱动电路。


背景技术:

1、在现在的显示技术中,栅极驱动电路是形成于玻璃基板上,且用以提供开启显示面板中的像素电路的栅极驱动信号。由于栅极驱动电路中的导线电极是相邻的,因此线路的电荷可能会通过耦合而穿透,因此栅极驱动信号可能受到其他线路的电压波动所影响。因此,为了使显示面板中的像素电路可以正常操作,栅极驱动信号需要对电压准位进行稳压,以避免产生过大的波动。


技术实现思路

1、本发明提供一种栅极驱动电路,可避免栅极驱动信号上形成过大的电压准位波动。

2、本发明的栅极驱动电路,包括输入电路、第一稳压电路、第一输出电路、第二稳压电路、第二输出电路、第一下拉电路以及第二下拉电路。输入电路接收第一方向扫描信号、第二方向扫描信号、第一时序驱动信号、以及第二时序驱动信号,以提供第一控制信号。第一稳压电路接收外部控制信号,且耦接于栅极低电压与第一控制信号之间。第一输出电路接收第一控制信号、第一时脉信号,以提供第三时序驱动信号以及隔离控制信号。第二稳压电路接收外部控制信号,且耦接于栅极低电压与第三时序驱动信号之间。第二输出电路接收隔离控制信号、第一时脉信号,以提供栅极驱动信号。第一下拉电路耦接于第一控制信号、第三时序驱动信号与渐变栅极低电压之间。第二下拉电路耦接于栅极驱动信号与栅极低电压之间。

3、基于上述,本发明实施例的栅极驱动电路,经由第一稳压电路、第二稳压电路、第一下拉电路以及第二下拉电路,在栅极驱动电路未启动的时间/周期中,控制信号、时序驱动信号、以及栅极驱动信号稳压在较低电压准位(即非致能准位),以降低对像素电压的干扰。

4、为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合所附图式作详细说明如下。



技术特征:

1.一种栅极驱动电路,其特征在于,包括:

2.如权利要求1所述的栅极驱动电路,其特征在于,其中该输入电路包括:

3.如权利要求2所述的栅极驱动电路,其特征在于,其中该第一晶体管的一后控制端耦接该第一晶体管的该控制端,并且该第二晶体管的一后控制端耦接该第二晶体管的该控制端。

4.如权利要求1所述的栅极驱动电路,其特征在于,其中该第一输出电路包括:

5.如权利要求4所述的栅极驱动电路,其特征在于,其中该第三晶体管的一后控制端接收该栅极低电压,并且该第四晶体管的一后控制端耦接该第四晶体管的该控制端。

6.如权利要求1所述的栅极驱动电路,其特征在于,其中该第二输出电路包括:

7.如权利要求6所述的栅极驱动电路,其特征在于,其中该第五晶体管的一后控制端耦接该第五晶体管的该控制端。

8.如权利要求1所述的栅极驱动电路,其特征在于,其中该第一稳压电路包括:

9.如权利要求8所述的栅极驱动电路,其特征在于,其中该第六晶体管的一后控制端接收该栅极低电压。

10.如权利要求1所述的栅极驱动电路,其特征在于,其中该第二稳压电路包括:

11.如权利要求8所述的栅极驱动电路,其特征在于,其中该第七晶体管的一后控制端接收该栅极低电压。

12.如权利要求1所述的栅极驱动电路,其特征在于,其中该第一下拉电路包括:

13.如权利要求12所述的栅极驱动电路,其特征在于,其中该第八晶体管的一后控制端耦接该第八晶体管的该控制端,并且该第九晶体管到该第十二晶体管的多个后控制端接收该渐变栅极低电压。

14.如权利要求12所述的栅极驱动电路,其特征在于,其中该第二下拉电路包括:

15.如权利要求14所述的栅极驱动电路,其特征在于,其中该第十三晶体管到该第十五晶体管的多个后控制端接收该栅极低电压。

16.如权利要求1所述的栅极驱动电路,其特征在于,其中该渐变栅极低电压随时间下降。


技术总结
本发明公开了一种栅极驱动电路。栅极驱动电路包括输入电路、第一稳压电路、第一输出电路、第二稳压电路、第二输出电路、第一下拉电路以及第二下拉电路。输入电路提供控制信号。第一稳压电路接收外部控制信号,且耦接控制信号。第一输出电路基于控制信号提供时序驱动信号以及隔离控制信号。第二稳压电路接收外部控制信号耦接时序驱动信号。第二输出电路基于隔离控制信号提供栅极驱动信号。第一下拉电路耦接于控制信号、时序驱动信号与渐变栅极低电压之间。第二下拉电路耦接于栅极驱动信号与栅极低电压之间。

技术研发人员:李国铭
受保护的技术使用者:友达光电股份有限公司
技术研发日:
技术公布日:2024/12/17
转载请注明原文地址:https://xbbs.6miu.com/read-30390.html